Kamera-SOR-Datenübertragung--DVP, SPI und MIPI

April 20, 2022

Neueste Unternehmensnachrichten über Kamera-SOR-Datenübertragung--DVP, SPI und MIPI

Kamera-SOR-Datenübertragung--DVP, SPI und MIPI

(1) parallele Datenübertragung DVP

neueste Unternehmensnachrichten über Kamera-SOR-Datenübertragung--DVP, SPI und MIPI  0

Steuerteil: PWDN (Sendeleistung), RST (Zurückstellen), MCLK ist die Hauptuhr, die vom BB bereitgestellt wird,
I2C-Bus (I2C_CLK, I2C_SDA, Steuer-Sensor-Register)
Versorgungsteil (Zweiwegstromversorgung): AVDD (2.7~3.0V), IOVDD (1.7~3.0V)
DVP-Ertragteil: Vsync (RahmenSynchronisiermeldung), Hsync (Linie Synchronisiermeldung), PCLK (Pixeluhr), DatenDatenleitung (8-Bit-- oder 10 biss) – die ursprünglichen RGB-Daten übertragen

neueste Unternehmensnachrichten über Kamera-SOR-Datenübertragung--DVP, SPI und MIPI  1

TIMING-Diagramm Vsync (RahmenSynchronisiermeldung) und Hsync (horizontale Synchronisiermeldung)
In der Zahl: Rahmentitelidentifizierung, Spantendeidentifizierung (erzeugt durch die steigenden und fallenden Ränder von vsync beziehungsweise)
Linie Hauptidentifizierung, Linie Endenidentifizierung (erzeugt durch die steigenden und fallenden Ränder von hsync beziehungsweise)

PCLK: ist das Pixelsynchronisierungstaktsignal, jedes PCLK entspricht einem Pixel;
VSYNC: ist die vertikale Synchronisiermeldung. Die aktive hohe Stufe als Beispiel nehmend, wird VSYNC hoch eingestellt, bis es niedrig gezogen ist, und die ganze Bilddatenausgabe durch diesen Abschnitt bildet einen Rahmen;
HSYNC: ist die Linie Synchronisiermeldung. Sagen Sie dem Empfänger: alle Signalausgaben, die durch den Empfänger während des gültigen Zeitraums „HSYNC“ empfangen werden, gehören der gleichen Linie;
Die parallele Schnittstelle überträgt CMOS-Niveausignale. Der Sensor, der nur die parallele Schnittstelle DVP stützt, gehört den billigen und alten Produkten. Die neuen Sensoren stützen im Allgemeinen schnelleres SPI- oder MIPI-Getriebe.

(2) paralleler Datenübertragung SPl

neueste Unternehmensnachrichten über Kamera-SOR-Datenübertragung--DVP, SPI und MIPI  2

Datenpaketbetriebs mit Rahmentitel hat 1bit, 2bit, 4bit, das Format empfängt:
1bit
Data0 7 6 5 4 3 2 1 0
2bit
Data0 7 5 3 1
Data1 6 4 2 0
4bit
Data0 7 3
Data1 6 2
Data2 5 1
Data3 4 0
Die Zusammensetzung eines Rahmens des Datenpakets:

neueste Unternehmensnachrichten über Kamera-SOR-Datenübertragung--DVP, SPI und MIPI  3

(3) Seriendatenübertragung MIPI

MIPI ist ein offener Standard für die beweglichen Anwendungsprozessoren, die durch das MIPI Alliance eingeleitet werden, und das Protokoll MIPI-CSI-2 ist ein Unterprotokoll des Protokolls MIPI Alliance, das besonders für die Schnittstelle des Kamerachips bestimmt ist. Wegen seiner Leistungsaufnahme der hohen Geschwindigkeit und der geringen Energie, der breiten Palette von Anwendungen, des TI, Samsung, Qualcomms und anderer Plattformen werden mit MIPI-Schnittstelle ausgerüstet

neueste Unternehmensnachrichten über Kamera-SOR-Datenübertragung--DVP, SPI und MIPI  4

Datenübertragungs-TIMING-Diagramm:

neueste Unternehmensnachrichten über Kamera-SOR-Datenübertragung--DVP, SPI und MIPI  5

Die Zusammensetzung eines Rahmens des Datenpakets:

neueste Unternehmensnachrichten über Kamera-SOR-Datenübertragung--DVP, SPI und MIPI  6